

# 实验六 CPU 运算器的设计与实现

山东大学网络空间安全学院 <u>计算机组成与设计</u> 实验报告

21 级 唐诗 202100460120

21 级 于洁 202100460119

21 级 李昕 202100460065

| 实验仟条        | 2                                                                                     |
|-------------|---------------------------------------------------------------------------------------|
| 实验说明        | 2                                                                                     |
|             | .3                                                                                    |
| <b>思路分析</b> | 3                                                                                     |
| 设计数码管       | 3                                                                                     |
| 实验字初        | 4                                                                                     |
| 完整代码        | 10                                                                                    |
| 实验结果展示      | 17                                                                                    |
|             | 实验任务         实验环境         思路分析         设计数码管         实验实现         完整代码         实验结果展示 |

### 一、实验任务

本次实验需要实现一个 CPU 的运算器。简易运算器由三个 8 位寄存器(R0、R1、R2)和一个算术逻辑单元(ALU)构成,其中 ALU 应该至少支持加法、减法、乘法,与、或、或非、与非、比较的功能。

输入由开关控制;每一步运算后,相应标志位(标志位设置同实验四)的情况通过 LED 灯表示;运算结果以十进制通过数码管显示。读取数据的结果以十进制通过数码管显示。时钟信号、复位信号等控制信号允许用开关控制。

注: 1. 本次实验涉及的数据皆为补码。

2.实验说明给出的默认指令集由定长指令构成, 其中指令的操作码为变长操作码。

### 二、实验说明

实验使用八位二进制串 (b7b6b5b4b3b2b1b0) 表示指令,与开发板上的八个开关对应。实验使用四位二进制补码作为输入,与开发板上的四个开关对应。 三个寄存器 R0,R1,R2 分别对应二进制地址码 00、01、10。

运算指令格式 高四位(b7b6b5b4)为操作码,次低两位(b3b2)为地址码(指明存放第一个操作数的寄存器),最低两位(b1b0)为地址码(指明存放第二个操作数的寄存器)。 注:运算结果始终默认存放至寄存器 R2 因此不在指令中显式指出。

有符号乘法的结果若超过 8 比特应当解释为溢出。操作码对应的运算操作由表 1 说明 其中 A 表示第一个操作数, B 表示第二个操作数。

例:指令 0010-0001 表示计算寄存器 RO 的值加上寄存器 R1 的值。指令 0110-0110 表示计算寄存器 R1 的值减去寄存器 R2 的值。

表 1 运算指令的操作码说明

| 运算指令的操作码(b7b6b5b4) | 运算操作      |
|--------------------|-----------|
| 0000               | A&B       |
| 0001               | A   B     |
| 0010               | A+B       |
| 0110               | A-B       |
| 0111               | 有符号数比较    |
| 1100               | ~ (A   B) |
| 1101               | ~ (A&B)   |
| 1110               | A*B       |

**存储指令格式** 最高两位(b7b6)为操作码置 10,次高两位(b5b4)为写入寄存器的地址码,低四位(b3b2b1b0)为待写入数据的二进制补码。

**读取指令格式** 最高六位(b7b6b5b4b3b2)为操作码置 111100,最低两位(b1b0)为 地址码置 10。要求该指令可读取寄存器 R2 的值并以十进制通过数码管显示。 注: 不强制要求支持读取并显示 RO. R1 寄存器的数据。

## 二、实验环境

Vivado 2019.1 开发工具 (xc7a100tcsg324 -1)

NEXYS A7 开发板

## 三、思路分析

本实验的输入指令有三种、分别是运算指令、存储指令和读取指令。

在CPU模块中,首先判断是否是存储指令,如果最高两位操作码为10,则是存储指令。如果是存储指令,则执行case语句,通过判断指令的次高两位,判断数据要放入的寄存器号,并对四位输入进行符号扩展,使用op[3]对高四位进行填充,并使用非阻塞赋值将其赋值给对应的寄存器。

如果不是存储指令,则判断高四位op[7:4]是否为对应的运算指令或读取指令。如果条件判断为真,执行相应运算。如果条件判断为假,指令最高六位操作码为111100,则执行读取指令。进行ALU实例化,计算出算术指令要放入寄存器中的数据值。分析标志位,通过分类讨论,将不可能置1的情况(包括存储指令、读取指令等)置0。在计算模块中,我们调用了八位加法器、有符号乘法等模块。

最后,通过连接数码管以十进制形式输出数据。

## 四、设计数码管

#### 1.flag的设计

我们用abs表示读入的数n的绝对值,先把n的符号位赋给flag,再复制八份,若n为0,不操作,若n为1,通过n与全1串异或按位取反,再加上flag的最低位,abs为求得的n的补码,所以n的绝对值的计算、赋值代码为

```
1. assign abs = (n^flag)+flag[0]
```

#### 2.灯管的切换

将设定时钟计数上限为CNT\_MAX, 用100MHz时钟规定从0到 99999计数即为1ms, 达到最大值时利用判断语句将其置0, 否则不断累加。

我们在右侧LED小灯和LED数码管中分别显示二进制和十进制,便于通过二进制验证输出结果。不读数时,data\_out赋0,数码管不显示。只有读取R2中数据时,才将alu中标志位数据传给XF,通过左侧的led灯显示结果,否则保持XF为0。

#### 代码如下:

```
1.
               if (b[8] && b[7] && b[6] && b[5] && b[4] && !b[3] && !b[2]) begin
2.
                   addr = b[1:0];
3.
                   data_out = mymem[addr];
4.
                   if (addr == 2) XF = lt;
5.
                  else XF = 0;
6.
7.
               else begin
8.
                   data_out = 0; XF = 0;
9.
```

## 五、实验实现

1. ALU模块:

ALU接口定义:

```
1. module alu(
2.
         input[3:0] operator,
3
         input[7:0] A,
4.
         input[7:0] B,
5.
        output[7:0]r,//运算结果
6.
         output ZF,//0 标志位, 运算结果为 0(全零)则置 1, 否则置 0
7.
             CF,//进借位标志位
               OF,//溢出标志位
9.
              SF, //符号标志位, 与 r 的最高位相同
10.
               PF //奇偶校验位, 若为r有奇数个1, 置1, 否则置0
11. );
```

- (1) 各种标志位的分析: (ZF、OF、CF、SF、PF)
  - (1) ZF: 0 标志位, 运算结果为 0(全零)则置 1, 只要有一位不是1则置 0

```
1. assign ZF = (r == 0);
```

(2) SF: 符号标志位, 与 r 的最高位相同

```
1. assign SF = OF ^ r[7];
```

(3) CF: 进借位标志位., 观察结果最高位, 如果最高位为 0 说明没有发生进借位, CF置0。 只要有一个高位进位或者符号位进位就为溢出, 并对加法和减法分别设置。 在加法中, 如果是无符号运算, 若向最高位进位, 那么CF=1; 如果是有符号运算, 若从最高位借位, 则将第二个操作数取反后, 应该对高位没有进位。

```
    adder f0(A[7], C[7], 0, ccf, cf);
    assign CCF = ccf | ((cf == 1) & (r[7] == 0));
    assign CF = (CCF^(operator[3:1]==3'b001))&f;
```

(4) PF: 奇偶校验位,对r的每一位执行异或操作,若为r有奇数个1,置1,否则置0F。

```
1. assign PF = r[7]^r[6]^r[5]^r[4]^r[3]^r[2]^r[1]^r[0];
```

(5) OF: 八位全加器或八位乘法器调用时的"溢出变量"of赋给OF, OF=of。 溢出判断: ①加法: 正数+正数=负数; 负数+负数=正数。

②减法:正数-负数=负数;负数-正数=正数。则判断为溢出

加法时,先判断a,b符号是否相同,结果赋给x1,再判断a,s符号是否不同,把结果赋给x2, x1与x2相与判断是否溢出,若溢出,overflow置为1。

```
1. assign x1 = ~(a[7] ^ b[7]); //判断a,b的符号是否相同
2. assign x2 = a[7] ^ s[7]; //判断a,s的符号是否不同
3. assign overflow = x1 & x2; //利用a,b,s的符号判溢出
```

我们设计的ALU模块可以对八位以内的操作数A、B进行各种运算。

#### (2) 加法器和乘法器:

在一位加法器模块基础上,将8个全加器串联,将本位两个一位二进制数(ia,ib)和来自低位的进位(cin)相加。输出向高位的进位(cout),输出本位和(sum),构建八位全加器。

以此加法器为基础,构建八位有符号乘法器:

首先,判断a、b的符号是否相同,输入包含两个八位有符号乘数a、b,以及符号位sign(sign=a[7]^b[7]),若相同则不做处理,若不同则对无符号乘法的结果取补码。输出运算结果s和溢出位of。前面已经在ALU中对负操作数取补码,记录符号后,下面按照无符号乘法器进行运算,再依据符号位考虑是否将低八位取反作为运算结果s

#### (3) ALU部分的具体实现:

这一部分,我们采用了双层嵌套语句。operator=0010时,进行加法操作,正常调用八位全加器,b=B,使得r=A+b,0001时),实现加法功能。

减法时,先对b(0010时b=B; 0011时b=1)取补码,再调用八位全加器,使得r=a+b。case部分表示如下。

```
1.
            always @(*)begin
2.
              case (operator)
3.
                  4'b0010: //A+B
4
                      begin
5.
                       C=B;
6.
                         m1=0;
7.
                           m2=0;
8.
                      end
9.
                  4'b0110: //A-B
10.
                      begin
11.
                       C=B2;
12.
                         m1=0:
13.
                         m2=0;
14.
15.
                  4'b1110: //A*B
16.
                      begin
17.
                         C=0;
18.
                          if(A[7]==1'b1)m1=A2;
19.
                         else m1=A;
20.
                          if(B[7]==1'b1)m2=B2;
21.
                         else m2=B;
22.
23.
                  4'b0111: //小于置位
24.
                      begin
25.
                       C=B2;
26.
                          m1=0;
27.
                         m2=0;
28.
                      end
29.
              endcase
30.
          end
```

其中,对于乘法以外的操作,m1、m2只需要置零。对于加减操作,A、C作为加法器操作数,A不进行操作,对于B和C,根据操作数,C为B本身或B的补码或1或1的补码。对于乘法操作,C置零,m1、m2是乘法器操作数,根据A、B,m1、m2分别传入A、B或其补码。

```
    adder_8bit(A,C,0,C1,of1);
    mult(m1,m2,A[7]^B[7],C2,of2);
```

当操作码operator=0010或operator=0110,调用加法器,将运算结果C1存入out; 当操作码operator=1110,将运算结果C2存入out;

其他情况将在后面详细介绍。

通过以上各种情况得来的out最终赋给输出r。下面就是这一部分的代码,其中f是用于后续CF判断的标记。

```
1.
             always @(*)begin //数据预处理
2.
              if(operator==4'b0010||operator==4'b0110)begin //判断是否为加法器
3.
                  out=C1;
4.
                  of=of1;
5.
                  f=1;
6.
              end
7.
              else if(operator==4'b1110)begin //判断是否为乘法
8.
9.
                 of=of2;
10.
                  f=1;
11.
              end
12.
              else if(operator==4'b0000)begin //A&B
13.
                out=A&B;
14.
                  of=0;
15.
16.
              else if(operator==4'b0001)begin //A|B
17.
                out=A|B;
18.
                  of=0;
19.
                 f=0;
20.
21.
              else if(operator==4'b1100)begin //~(A|B)
22.
                  out=~(A|B);
23.
                  of=0;
24.
                  f=0;
25.
                end
26.
      else if(operator==4'b0111)begin //小于置位
27.
                 out=C1[7];
28.
                  of=0;
29.
                  f=0;
30.
31.
       else if(operator==4'b1101)begin //~(A & B)
32.
                         out=~(A & B);
33.
                  of=0;
34.
                  f=0;
35.
              end
36.
           end
37.
38.
           assign r=out;
39.
           assign CCF = ccf | ((cf == 1) & (r[7] == 0));
40.
           assign OF=of;
41.
           assign ZF = (r == 0);
42.
          assign SF = OF^r[7];
43.
           assign PF = r[7]^r[6]^r[5]^r[4]^r[3]^r[2]^r[1]^r[0];
44.
           assign CF = (CCF^(operator[3:1]==3'b001))&f;
45.
             endmodule
```

#### 2. CPU模块:

#### 代码如下:

```
1. CPU接口定义如下:
2. module CPU(
3. input clk, // 输入时钟
4. input [9:0] b, // 10位指令
5. output reg [7:0] data_out, // 输出看一下结果
```

```
6.
          output reg [4:0] XF,
7.
          output reg [7:0] led_id,
8.
          output reg [6:0] out_led
9. );
10.
          reg [7:0] mymem [2:0]; // 定义 32 个 8 位存储器 (mymem[i]表示第 i 个存储器)
11.
          wire [7:0] zc;
12.
            reg [4:0] lt;
13
          reg [1:0] addr;
14.
          wire ZF,CF,OF,SF,PF;
15.
          wire [3:0] code;
16.
          assign code = b[7:4];
17. endmodule
```

由于指令读取和ALU运算同时进行,会造成了"数据竞争"。所以,我们构建了一个十位的二进制变量b,额外加入了两位保护位,加入两位额外的操作码当b[8]=1时,指令有效并执行,否则无论后续指令为何都不进行任何操作。b[9]是一个时钟信号,当b[9]的上升沿到来时,R2寄存器才被写入。此外,多出一位R2寄存器的写控制信号在CPU进行指令扩展或以此为底层实例化其他模块时,更加方便。

```
1. always@ (posedge b[9]) begin
2.    if (b[8] && !b[7] || b[8] && b[7] && b[6] && !b[5] && !b[4])
3.        mymem[2] = zc;
4.        lt = {ZF,CF,OF,SF,PF};
5. end
```

其次,我们构建了一个八位的二进制变量data\_out,在右侧八个小灯上显示二进制位,便于更方便地显示具体的二进制表示。另外我们构建了八位的led\_id,七位的out\_led还有clk。我们借助内置的E3时钟信号来存储和读取数据。

当b[8:6]=3'b110时,我们写入数据,对b[3:0]先进行符号扩展为八位,之后存入地址码为addr=b[5:4]的寄存器mymem[addr]中;

```
1. if (b[8] && b[7] && !b[6]) begin //10存储操作
2. if (b[5:4]) mymem[1] = {b[3],b[3],b[3],b[3],b[3:0]};
3. if (!b[5:4]) mymem[0] = {b[3],b[3],b[3],b[3],b[3:0]};
4. end
```

当b[8:2]=7'b1111100时, 我们读出数据,将地址码为addr=b[1:0]的寄存器 mymem[addr]中存的数据传给输出data\_out。

通过ALU模块进行运算。两个操作数分别是mymem[b[3:2]]和mymem[b[1:0]],把运算结果存入一个暂存寄存器zc中。

```
    wire [1:0] A,B;
    assign A = b[3:2];
    assign B = b[1:0];
    alu(code,mymem[A],mymem[B],zc,ZF,CF,OF,SF,PF);
```

我们还对十进制输出结果进行了优化,"+"不显示,在选择灯的部分,只有输入读取指令时,数码管才显示数据,否则不显示。在时钟信号下,四个数码管以肉眼不可分辨的速度按顺序分别显示负号和三位十进制数。

#### 3. 其他设计

除了上述在ALU和CPU模块提到的优化。我们还进行了以下优化:

流水线操作: 改进后的代码利用两个四位加法器进行运算, 这样循环两次, 分别计算两个数前四位的和以及后四位的和, 提升乘法器性能。



```
///位有符号乘法器:
1. module mult(
2.
           input[7:0] a,
3.
           input[7:0] b,
4.
           input sign,
5.
           output[7:0] s,
6.
           output of
7.
           );
8.
           reg[15:0] tmp,sum1;
9.
           reg [15:0] mux0,mux1,mux2,mux3,mux4,mux5,mux6;
10.
           wire [15:0] sum,cout1,cout2,cout3,cout4,cout5,sum2;
11.
           always@(*)begin
12.
               tmp={{8{1'b0}}, b};
13.
               if(a[0])mux0=tmp; else mux0=16'd0; // 若 a 的当前位为 1 则运算
14.
               tmp=tmp<<1;</pre>
15.
               if(a[1])mux1=tmp; else mux1=16'd0;
16.
               tmp=tmp<<1;</pre>
17.
               if(a[2])mux2=tmp; else mux2=16'd0;
18.
               tmp=tmp<<1;</pre>
19.
               if(a[3])mux3=tmp; else mux3=16'd0;
20.
                tmp=tmp<<1;</pre>
21.
               if(a[4])mux4=tmp; else mux4=16'd0;
22.
               tmp=tmp<<1;</pre>
23.
               if(a[5])mux5=tmp; else mux5=16'd0;
24.
               tmp=tmp<<1;</pre>
25.
               if(a[6])mux6=tmp; else mux6=16'd0;
26.
           end
27.
           adder 16bit f0(mux0,mux1,0,cout1,co1);
28.
           adder_16bit f1(cout1, mux2,0,cout2,co2);
29.
           adder_16bit f2(cout2,mux3,0,cout3,co3);
30.
           adder 16bit f3(cout3,mux4,0,cout4,co4);
31.
           adder_16bit f4(cout4, mux5,0,cout5,co5);
32.
           adder_16bit f5(cout5,mux6,0,sum,co6);
```

```
33.
        always@(*)begin
34.
              if(sign==1)sum1=(~sum)+1;
35.
               else sum1=sum;
36
          end
37.
          assign sum2=sum1;
38.
          assign of=(sum2[15:7]!=9'b000000000)&&(sum2[15:7]!=9'b111111111);
39.
          assign s=sum2[7:0];
40.
41.
     endmodule
```

#### (2) 存储器扩充

另外,我们通过增加输入指令的长度,扩充了存储器。指令在存储器中顺序存储,执行时可用立即数寻址或寄存器寻址来确定目标指令。存储器前半部分存数据,后半部分存储指令。我们增设ram, rom,增加了input use[4:0]。use[4]表示是否启用存储器, use[3]表示是用立即数寻址还是寄存器寻址。use[2]表示使用ram还是rom, use[1:0]表示存储指令,存储修改数据,访问数据,执行指令。

```
reg [7:0] rom[4:0],ram[4:0],D;
2. reg vrom[4:0]; //判断当前rom是否已使用过
3.
     reg [7:0]temp;
4.
     reg [7:0] address1, address2; //存储指令的地址
5. reg [3:0] address2; //所需要显示或执行的地址
6.
     reg F;
7. assign code = b[7:4];
     always@ (posedge D[9]) begin
9. if (D[8:7]==2'b10||D[8:4]==5'b11100)
10.
             mymem[2] = zc;
11.
         lt = {ZF,CF,OF,SF,PF};
12. end
13. always@ (posedge clk) begin
14.
         D=b;
15.
       address2=b[7:4];
16.
        if(!use[4]||F) begin
17.
         if (D[8:2]==7'b1111100) begin
18.
                addr = D[1:0];
19.
                data_out = mymem[addr];
20.
                if (addr == 2) XF = 1t;
21.
                else XF = 0;
22.
            end
23.
             if (D[8:6]==3'b110) begin
24.
              if (D[5:4]) mymem[1] = {D[3],D[3],D[3],D[3],D[3:0]};
25.
                 if (!D[5:4]) mymem[0] = \{D[3],D[3],D[3],D[3],D[3:0]\};
26.
             end
27.
         if(use[4])begin
28.
            if(use[3]==1)address2=mymem[b[7:6]];
29.
             case(use[2:0])
30.
                4'b000: begin //存指令
31.
                   ram[address1|5'b10000]=b[7:0];
32.
                   temp=1:
33.
                   while((address1&temp)!=0)begin
34.
                      address1=address1^temp;
35.
                       temp=temp<<1;</pre>
36.
                   end
37.
                   address1=address1|temp;
38.
                   if(address1==5'b11110)address1=0;
39.
                end
40.
```

```
41.
                4'b001: ram[address2]=b[3:0];
42.
                4'b010:data_out=ram[address2];
43.
                4'b011: begin
44.
             D[7:0]=ram[address2|5'b10000];
45.
             F=1;
46.
                end
47.
48.
                 4'b100: begin
49.
                     if(address2!=4'b1111)begin
50.
                         rom[address2|5'b10000]=b[7:0];
51.
                         temp=1;
52.
                         while((address2&temp)!=0)begin
53.
                            address2=address2^temp;
54.
                            temp=temp<<1;
55.
56.
                        address2=address2|temp;
57.
                     end
58.
                 end
59.
60.
                 4'b101: begin
61.
                     if(vrom[address2]==0)begin
62.
                         rom[address2]=b[3:0];
63.
                         vrom[address2]==1;
64.
                     end
65.
                 end
66.
                 4'b110: data_out=rom[address2];
67.
                 4'b111: begin
68.
                     D[7:0]=rom[address2|5'b10000];
69.
                     F=1;
70.
                 end
71.
           else begin
72.
                data_out = 0; XF = 0;
73.
74.
         end
75.
                endcase
76.
         end
77.
      end
```

## 六、完整代码

```
1.
      module adder(
2.
         input ia, //1位二进制加数
3.
         input ib,//1 位二进制加数
4.
         input cin,//低位来的进位信号
5.
         output cout,//向高位的进位信号
6.
         output sum//1 位和数
7.
       );
8.
     wire x1;
9. wire x2;
10.
     wire x3;
11. assign x1 = ia ^ ib;
12.
     assign x2 = cin & x1;
13. assign x3 = ia \& ib;
14.
     assign sum = x1 ^ cin;
```

```
15. assign cout = x2 \mid x3;
16.
      endmodule
17. //八位全加器: (有符号)
18.
      module adder_8bit(
19. input[7:0] a,
20.
      input[7:0] b,
21. input cin,
22
      output[7:0] s,
23. output overflow
24.
            );
25.
            wire x1, x2;
26.
      adder f0(a[0], b[0], cin, co1, s[0]);
27. adder f1(a[1], b[1], co1, co2, s[1]);
28.
      adder f2(a[2], b[2], co2, co3, s[2]);
29. adder f3(a[3], b[3], co3, co4, s[3]);
30.
      adder f4(a[4], b[4], co4, co5, s[4]);
31. adder f5(a[5], b[5], co5, co6, s[5]);
32.
      adder f6(a[6], b[6], co6, co7, s[6]);
33. adder f7(a[7], b[7], co7, co8, s[7]);
34.
      assign x1 = ~(a[7] ^ b[7]); //判断a,b的符号是否相同
35. assign x2 = a[7] ^ s[7]; //判断a,s的符号是否不同
36.
      assign overflow = x1 & x2; //利用a,b,s的符号判溢出
37. endmodule
38. //八位加法器: (无符号)
39. module unsigned_adder_8bit(
40.
          input[7:0] a,
41.
          input[7:0] b,
42.
          input cin,
43.
          output[7:0] s,
44.
          output overflow
45.
          );
46.
          adder f0(a[0], b[0], cin, co1, s[0]);
47.
                 adder f1(a[1], b[1], co1, co2, s[1]);
48.
          adder f2(a[2], b[2], co2, co3, s[2]);
49.
          adder f3(a[3], b[3], co3, co4, s[3]);
50.
          adder f4(a[4], b[4], co4, co5, s[4]);
51.
          adder f5(a[5], b[5], co5, co6, s[5]);
52.
          adder f6(a[6], b[6], co6, co7, s[6]);
53.
          adder f7(a[7], b[7], co7, overflow, s[7]);
54.
        endmodule
55. //十六位全加器:
56.
      module adder_16bit(
57.
        input[15:0] a,
58.
          input[15:0] b,
59.
        input cin,
60.
          output[15:0] s,
61.
          output overflow
62.
          );
63.
          wire co;
64.
          unsigned_adder_8bit f1(a[7:0], b[7:0], 0, s[7:0], co);
65.
          unsigned_adder_8bit f2(a[15:8], b[15:8], co, s[15:8], overflow);
66.
       endmodule
67. //八位有符号乘法器:
68.
      module mult(
69.
      input[7:0] a,
70.
          input[7:0] b,
```

```
71.
          input sign,
72.
          output[7:0] s,
73.
          output of
74
          );
75.
          reg[15:0] tmp,sum1;
76.
          reg [15:0] mux0,mux1,mux2,mux3,mux4,mux5,mux6;
77.
          wire [15:0] sum,cout1,cout2,cout3,cout4,cout5,sum2;
78.
          always@(*)begin
79.
              tmp={{8{1'b0}}, b};
80.
              if(a[0])mux0=tmp; else mux0=16'd0; // 若 a 的当前位为 1 则运算
81.
82.
              if(a[1])mux1=tmp; else mux1=16'd0;
83.
              tmp=tmp<<1;</pre>
84.
              if(a[2])mux2=tmp; else mux2=16'd0;
85.
              tmp=tmp<<1;</pre>
86.
              if(a[3])mux3=tmp; else mux3=16'd0;
87.
              tmp=tmp<<1:
88.
              if(a[4])mux4=tmp; else mux4=16'd0;
89.
              tmp=tmp<<1;</pre>
90.
              if(a[5])mux5=tmp; else mux5=16'd0;
91.
              tmp=tmp<<1;</pre>
92.
              if(a[6])mux6=tmp; else mux6=16'd0;
93.
          end
94.
          adder_16bit f0(mux0,mux1,0,cout1,co1);
95.
          adder_16bit f1(cout1,mux2,0,cout2,co2);
96.
          adder 16bit f2(cout2,mux3,0,cout3,co3);
97.
          adder_16bit f3(cout3,mux4,0,cout4,co4);
98.
          adder_16bit f4(cout4,mux5,0,cout5,co5);
99.
          adder_16bit f5(cout5,mux6,0,sum,co6);
100.
          always@(*)begin
101.
             if(sign==1)sum1=(~sum)+1;
102.
                else sum1=sum;
103.
          end
104.
          assign sum2=sum1;
105.
          assign of=(sum2[15:7]!=9'b000000000)&&(sum2[15:7]!=9'b111111111);
106.
            assign s=sum2[7:0];
107.
108. endmodule
109. //ALU:
110. module alu(
111. input[3:0] operator,
112.
          input[7:0] A,
113.
        input[7:0] B,
114.
          output[7:0]r,//运算结果
115.
          output ZF,//0 标志位,运算结果为 0(全零)则置 1,否则置 0
116.
                 CF,//进借位标志位
117.
                 OF,//溢出标志位
118.
                  SF, //符号标志位, 与 r 的最高位相同
119.
120.);
121. reg[7:0] A1,B1, C, m1,m2,out;
122.
          reg of,f;
123.
          wire[7:0] A2,B2,C1,C2;
124.
          wire of1,of2, ccf,cf,CCF;
125.
          always@(*)begin
126.
              A1=~A;
```

```
127.
              B1=~B;
128.
          end
129.
          adder_8bit(A1,0,1,A2,);
130.
          adder_8bit(B1,0,1,B2,);
131.
            always @(*)begin
132.
              case (operator)
133.
                 4'b0010: //A+B
134.
                     begin
135.
                        C=B;
136.
                         m1=0;
137.
                           m2=0;
138.
                     end
139.
                  4'b0110: //A-B
140.
                     begin
141.
                       C=B2;
142.
                         m1=0;
143.
                         m2=0;
144.
                     end
145.
                  4'b1110: //A*B
146.
                     begin
147.
148.
                         if(A[7]==1'b1)m1=A2;
149.
                         else m1=A;
150.
                         if(B[7]==1'b1)m2=B2;
151.
                         else m2=B;
152.
                     end
153.
                  4'b0111: //小于置位
154.
                     begin
155.
                         C=B2;
156.
                         m1=0;
157.
                         m2=0;
158.
159.
              endcase
160.
          end
161.
          adder_8bit(A,C,0,C1,of1);
162.
          mult(m1,m2,A[7]^B[7],C2,of2);
163.
          adder f0(A[7],C[7],0,ccf,cf);
164.
           always @(*)begin //数据预处理
165.
              if(operator==4'b0010||operator==4'b0110)begin //判断是否为加法器
166.
                 out=C1;
167.
                 of=of1;
168.
                  f=1;
169.
              end
170.
              else if(operator==4'b1110)begin //判断是否为乘法
171.
                 out=C2;
172.
                of=of2;
173.
                 f=1;
174.
              end
175.
              else if(operator==4'b0000)begin //A&B
176.
                out=A&B;
177.
                of=0;
178.
179.
              else if(operator==4'b0001)begin //A|B
180.
                 out=A|B;
181.
                 of=0;
182.
                  f=0;
```

```
183.
              end
184.
              else if(operator==4'b1100)begin //~(A|B)
185.
                 out=~(A|B);
186.
                 of=0;
187.
                 f=0;
188.
               end
189. else if(operator==4'b0111)begin //小于置位
190.
                 out=C1[7];
191.
                 of=0;
192.
                 f=0;
193.
             end
194.
       else if(operator==4'b1101)begin //~(A & B)
195.
             out=~(A & B);
196.
                 of=0;
197.
                 f=0;
198.
              end
199.
200.
201.
           assign r=out;
202.
           assign CCF = ccf | ((cf == 1) & (r[7] == 0));
203.
           assign OF=of;
204.
           assign ZF = (r == 0);
205.
          assign SF = OF^r[7];
206.
           assign PF = r[7]^r[6]^r[5]^r[4]^r[3]^r[2]^r[1]^r[0];
207.
           assign CF = (CCF^(operator[3:1]==3'b001))&f;
208.
             endmodule
209. //CPU:
210. module CPU(
211. input clk, // 输入时钟
212.
          input [9:0] b, // 10位指令
213.
          output reg [7:0] data_out, // 输出看一下结果
214.
          output reg [4:0] XF,
215.
          output reg [7:0] led_id,
216.
          output reg [6:0] out_led
217. );
218.
          reg [7:0] mymem [2:0]; // 定义 32 个 8 位存储器 (mymem[i]表示第 i 个存储器)
219.
         wire [7:0] zc;
220.
            reg [4:0] lt;
221.
          reg [1:0] addr;
222.
          wire ZF,CF,OF,SF,PF;
223.
          wire [3:0] code;
224.
          assign code = b[7:4];
225.
          always@ (posedge clk) begin
226.
              if (b[8] && b[7] && !b[6]) begin
                                                          //10存储操作
227.
             if (b[5:4]) mymem[1] = {b[3],b[3],b[3],b[3],b[3:0]};
228.
                 if (!b[5:4]) mymem[0] = {b[3],b[3],b[3],b[3],b[3:0]};
229.
230.
              if (b[8] && b[7] && b[6] && b[5] && b[4] && !b[3] && !b[2]) begin //111100读
   取操作
231.
                 addr = b[1:0];
232.
                 data_out = mymem[addr];
233.
                 if (addr == 2) XF = lt;
234.
                 else XF = 0;
235.
              end
236.
              else begin
237.
                 data_out = 0; XF = 0;
```

```
238.
             end
239. end
240.
241.
         always@ (posedge b[9]) begin
242.
             if (b[8] && !b[7] || b[8] && b[7] && b[6]&&~(b[5]&b[4]) ) //0开头的指令或者
   11**且不为1111时才会给标志位赋值
243.
        mymem[2] = zc;
244.
                 lt = {ZF,CF,OF,SF,PF};
245.
         end
246.
         wire [1:0] A,B;
247.
         assign A = b[3:2];
248.
          assign B = b[1:0];
249.
         alu(code,mymem[A],mymem[B],zc,ZF,CF,OF,SF,PF);
250.
         wire [7:0] n;
251.
         assign n = mymem[addr];
252.
           parameter CLK_COUNT = 249999;//时钟计数上限
253.
         reg [31:0] count;//计数
254.
          reg [1:0] id;//id0~3对应左到右四个数码管
255.
         wire flag; //flag标记补码是否表示负数
256.
          assign flag=n[7];
257. //8位2进制,十进制至多3位
258.
          reg [7:0] n1;
                        //百位
259.
         reg [7:0] n2; //十位
260.
         reg [7:0] n3;
261.
         reg [7:0] abs;
262.
          reg [7:0] tmp1;
263.
         reg [1:0] tmp2;
264.
         reg [31:0] tmp3;
265.
         always @(*)
266.
          case(flag) //求正数的个十百位
267.
         1'b0:
268.
             begin
269.
             n1 = n / 100 \% 10;
270.
               n2 = n / 10 \% 10;
271.
               n3 = n \% 10;
272.
             end
273.
         1'b1:
274.
             begin
275.
              tmp1=1;
276.
                abs=~n; //求负数的个十百位
277.
                while((abs&tmp1)!=0)begin
278.
                    abs=abs^tmp1;
279.
                 tmp1=tmp1<<<1;</pre>
280.
                end
281.
               abs=abs|tmp1;
282.
               n1 = abs / 100 % 10;
283.
               n2 = abs / 10 % 10;
284.
               n3 = abs \% 10;
285.
             end
286.
          endcase
287.
          always @ (posedge clk)//时钟上升沿
288.
          begin //根据时钟信号控制切换显示的数码管
289.
             if (count == CLK_COUNT) begin
290.
           count <= 0;</pre>
291.
           id <= (id + 1); //切换
292.
        end
```

```
293. else count <= count+1;</pre>
294. end
295.
296.
         //数码管显示
297.
        always @ (*)
298.
          begin
299.
          if (b[8] && b[7] && b[6] && b[5] && b[4] && !b[3] && !b[2])
300
              begin
301.
                if (id == 0)
302.
                   begin
303.
                     led_id <= 8'b1111_0111;//第四位的灯
304.
                     if(n[7]==1)
305.
                     out_led<=7'b1111110;//负号
306.
                     else out_led<=7'b1111111;//不显示
307.
308.
                 else if (id == 1)//其余三个管显示逻辑相同
309
310.
                     led_id <= 8'b1111_1011;</pre>
311.
                     begin
312.
                     case(n1)
313.
                     4'b0000: out_led = 7'b0000001; //0
314.
                       4'b0001: out led = 7'b1001111;
315.
                    4'b0010: out_led = 7'b0010010; //2
316.
                    4'b0011: out_led = 7'b0000110;
317.
                    4'b0100: out_led = 7'b1001100; //4
318.
                    4'b0101: out_led = 7'b0100100;
                                                   //5
319.
                    4'b0110: out_led = 7'b0100000; //6
320.
                    4'b0111: out_led = 7'b0001111;
                                                    //7
321.
                    4'b1000: out_led = 7'b0000000; //8
322.
                    4'b1001: out_led = 7'b0000100;
323.
                    endcase
324.
                     end
325.
                 end
326.
                 else if (id == 2)
                 begin
327.
328.
                     led_id <= 8'b1111_1101;</pre>
329.
                   begin
330.
                     case(n2)
331.
                     4'b0000: out_led = 7'b0000001; //0
332.
                  4'b0001: out_led = 7'b1001111;
                                                  //1
333.
                  4'b0010: out_led = 7'b0010010;
                                                 //2
334.
                  4'b0011: out_led = 7'b0000110;
                                                  //3
335.
                  4'b0100: out_led = 7'b1001100; //4
336.
                  4'b0101: out_led = 7'b0100100;
                                                  //5
337.
                  4'b0110: out led = 7'b0100000; //6
338.
                  4'b0111: out_led = 7'b0001111;
                                                  //7
339.
                  4'b1000: out_led = 7'b0000000;
                                                 //8
340.
                  4'b1001: out_led = 7'b0000100;
                                                  //9
341.
                   endcase
342.
343.
                 end
344.
                 else if (id == 3)
345.
346.
                     led_id <= 8'b1111_1110;</pre>
347.
                     begin
348.
                     case(n3)
```

```
349.
                       4'b0000: out_led = 7'b0000001; //0
350.
                 4'b0001: out_led = 7'b1001111;
                                                  //1
351.
                 4'b0010: out_led = 7'b0010010;
                                                 //2
352.
                 4'b0011: out_led = 7'b0000110;
                                                  //3
353.
                 4'b0100: out_led = 7'b1001100;
                                                 //4
354.
                 4'b0101: out_led = 7'b0100100;
                                                  //5
355.
                 4'b0110: out_led = 7'b0100000;
                                                 //6
356.
                 4'b0111: out_led = 7'b0001111;
                                                  //7
357.
                 4'b1000: out_led = 7'b0000000;
                                                 //8
358.
                 4'b1001: out_led = 7'b0000100;
                                                  //9
359.
                      endcase
360.
                      end
361.
                  end
362.
              end
363.
              else begin
364.
                  led_id <= 8'b1111_0000;</pre>
365.
                out_led = 7'b1111111;
366.
367. end
368. endmodule
369.
370.
371. endmodule
```

## 七、实验结果展示

实验结果均为-5和4运算的结果

(1) -5\*4



## (2) -5+4





(4)(-5)&4



(5)-5-4



(6)~(A&B)



(7)-5|4



### (8) 有符号数比较, -5<4,置零



(9) (9) 输入数据





